Altera发布JNEye链路分析工具,提供验证和电路板层级全套设计工具。JNEye支援设计人员迅速方便的评估高速Altera现场可编程闸阵列(FPGA)和系统单晶片(SoC0中的高速序列链路性能。该工具结合统计链路模拟器的速度优势和时域波形模拟器的精度优势,是一种新的混合行为模拟方法。JNEye工具经过最佳化,支援Altera第十代系列产品,为用户提供评估Altera下一代FPGA和SoC收发器链路性能的平台。
Altera研究员李鹏表示,该公司提供全套的系统级设计工具,利用这些工具,客户可以对其系统中使用的FPGA和SoC迅速进行模拟和验证。JNEye链路分析工具是这些解决方案的最新实例。使用JNEye,设计人员能够在电路板层级迅速理解我们收发器的性能,非常准确的瞭解Altera元件与系统中其他元件将如何相互作用。